二进制加法器和减法器

在本教程中,我们将学习二进制加法器和减法器电路。我们将学习半加法ob直播app器,全加法器欧宝官网app苹果下载,并行加法器(使用多个全加法器),半减法器,全减法器和并行加/减法器组合电路。

二进制加法电路

加法和减法是任何数字计算机都必须执行的两种基本算术运算。如果这两个操作都能正确地实现,那么乘法和除法的任务就会变得容易(因为乘法就是重复的加法,除法就是重复的减法)。

考虑两个二进制数相加的运算,这是数字计算机执行的基本任务之一。四个基本的加法运算两个单位二进制数是:

  • 0 + 0 = 0
  • 1 + 0 = 1
  • 0 + 1 = 1
  • 1 + 1 =(进位)10 0

简单的二进制加法

在前三个运算中,每一个二进制加法运算给出的和都是一位,即0或1。但是对于第四个加法运算(输入为1和1),结果由两个二进制数字组成。这里,较低的有效位称为“和位”,而较高的有效位称为“进位位”。

对于单个位添加,可能没有问题。当我们试图对超过1位的二进制数进行相加时,可能会出现问题。

设计用于两个二进制数相加的逻辑电路称为二进制加法器电路。根据它们如何处理' 1+1 '加法的输出,它们被分为:

  • 一半加法器
  • 完整的加法器

让我们看看由各种加法器电路执行的二进制添加。

一半加法器

用于两个1位数字或简单的两个比特相加的逻辑电路称为半加法器电路。这个电路有两个输入和两个输出。输入是两个1位二进制数(称为加数和加数),输出是和和进位。

下图显示了半加法器的框图。

半加法器的真相表如下表所示。

输入 输出
一种 B. 携带
0. 0. 0. 0.
0. 1 1 0.
1 0. 1 0.
1 1 0. 1

如果我们观察上面的真值表中的“Sum”值,它就像一个前或门。类似地,上述真值表中的“进位”值类似于“与门”。

所以,为了正确地实现一个半加法器,你需要两个逻辑门:一个XOR门用于“和”输出,一个and门用于“进位”输出。下图显示了半加法器的逻辑图。

一半加法器

在上面的半加法电路中,输入标记为A和B.“SUM”输出标记为求和符号(σ),并且携带输出标有C.O.

半加法器主要用于添加增强和第一阶二进制数字的增量,1位二进制数。我们无法添加二进制数,因为半加法器不能包含从前一和中的“携带”信息。

由于这种限制,半加法器在实际应用中很少被使用,特别是在多数字加法中。在这种应用中,前一位加的进位必须与两位相加;因此它是一个3位加法。

完整的加法器

全加法器是一种组合逻辑电路,它对三位进行加法运算,并产生两个输出:和和进位。正如我们所看到的,半加法器不能响应三个输入,因此全加法器被用来一次加三个数字。

它由三个输入组成,其中两个是表示要添加的两个有效位的输入变量,而第三输入端是从上一个添加的携带。两个输出是总和和输出。

以下图像显示了一个完整加法器的框图,其中输入标记为a,b和c,输出标记为∑和C

全加法器真值表

来看看真值表,下表显示了一个完整加法器的真值表。

输入 输出
一种 B. C C
0. 0. 0. 0. 0.
0. 0. 1 1 0.
0. 1 0. 1 0.
0. 1 1 0. 1
1 0. 0. 1 0.
1 0. 1 0. 1
1 1 0. 0. 1
1 1 1 1 1

从上面的真值表中,我们可以获得总和和携带输出的布尔表达式。使用这些表达式,我们可以为完整加法器构建逻辑电路。但是,通过进一步简化方程式,我们可以在使用两个半加法器和A或门可以容易地实现完整加法器的点。

以下图像显示了使用两个半加法器和A或门实现的完整加法器电路。这里,A和B是主输入位,C进位输入∑和C是总和和携带输出。

完整的加法器

并行二进制蛇

正如我们所讨论的,一个完整加法器执行两个1位数和进位输入的加法。对于具有一个以上位的二进制数的加法,需要一个以上的全加法器,全加法器的数量取决于数位。因此,一个并行加法器,是多个全加法器的组合,并用于将两个数字的所有位同时相加。

通过并行连接“n”数量的完整添加剂,可以构造一个N位并行加法器。从下面的图中,应注意,没有携带在最低的位置,因此我们可以在这个位置使用半加法器或使全加法器的携带输入为零。

平行
下图显示了一个并行的4位二进制加法器,它有三个全加法器和一个半加法器。要相加的两个二进制数是“一个3.一种2一种1一种0.'" B3.B.2B.1B.0.',应用于全加法器的相应输入。这个并行加法器产生的结果为“C4.S.3.S.2S.1S.0.',其中C4.是最后进位。

4位加法器

在4位加法器中,第一个块是一个半加法器,有两个输入0.B.0.并产生总和0.和一个进位C1.第一个块也可以是一个完整的加法器,如果是这样,那么输入C进位0.必须是0。

接下来的三个块应该是全加法器,因为它们有三个输入(两个主二进制位和一个前一阶段的进位)。

因此,第二个块全加法器产生一个和S1和一个进位C2.这将是其他两个完整的加法器,因此最终结果是c4.S.3.S.2S.1S.0.

通常,全加法器设计在双直插封装集成电路中。74LS283是一种流行的4位全加法器IC。单元计算机的算术和逻辑单元(ALU)由这些并行加法器组成,用于执行二进制数的加法。

二元减法电路

数字计算机要执行的另一个基本算术运算是减法。减法是一种数学运算,其中一个整数从另一个整数中减去以得到相等的数。被另一个数减去的数叫做被减数,被被减数减去的数叫做减数。

与二进制加法类似,二进制减法也是有四种可能的基本运算。它们是:

  • 0 - 0 = 0
  • 0 - 1 =(借)1
  • 1 - 0 = 1
  • 1 - 1 = 0

减法

上图显示了二进制减法的四个可能的规则或基本操作。在所有操作中,从Minuend位中扣除每个子系统下拉位。

但是在第二条规则中,Minuend位小于子系统钻头,因此借用1来执行减法。类似于加法器电路,基本减法电路也有两种类型:

  • 半减法器
  • 满减法器

一半减法者

半减器是一个多重输出组合逻辑电路,做两个1位二进制数的减法。它有两个输入和两个输出。两个输入对应两个1位二进制数,两个输出对应差位和借位(与求和和进位半加法器相反)。

下图显示了半减器的框图。

图像

下表显示了半减法的真值表。

输入 输出
一种 B. 区别
0. 0. 0. 0.
0. 1 1 1
1 0. 1 0.
1 1 0. 0.

从上面的真值表,我们可以说,“差”输出的半减器类似于XOR输出(这也是相同的半加器的Sum输出)。因此,二分减法也由带有一个反向输入和一个正常输入的前或门和一个与门执行,需要执行借位操作。

以下图像显示半加法器的逻辑电路。

半减法器

该电路类似于半加法器,只不同于被减数输入,即A在应用于与门之前是互补的,以实现借位输出。

在多数字减法的情况下,两个数字之间的减法必须与前一个数字减法的借位一起执行,因此减法器需要有三个输入,这对于半减法器是不可能的。因此,半减器的应用范围有限,严格地说,它在实践中没有使用。

满减法器

完整的减法器是组合逻辑电路,它在两个1位二进制数之间执行减法,并且它还考虑了上一位一的借用,以便是由上一个Minuend位借用的1。

所以,一个全减器有三个输入,其中两个输入对应两个要减的位(减数a和减数B),和一个借位,通常表示为B,对应于借位操作。有两个输出,一个对应于差值D输出,另一个对应于Borrow输出BO.

下图显示了一个完整的减法器的框图。

全减法真值表

下表显示了一个完全减法器的真值表。

输入 输出
一种 B. B. D. B.
0. 0. 0. 0. 0.
0. 0. 1 1 1
0. 1 0. 1 1
0. 1 1 0. 1
1 0. 0. 1 0.
1 0. 1 0. 0.
1 1 0. 0. 0.
1 1 1 1 1

通过从实际表中获得完整的减法器的布尔表达式,我们得到了表达式,告诉完整的减法器可以用一个或门的半音,如下图所示。

全减法器逻辑电路
通过比较加法器和减法器电路以及真值表,我们可以观察到全减法器的输出D与全加器的输出S完全相同。唯一的区别是输入变量A是全减法的补。

因此,可以将全加法器电路转换为全减法器,只需对输入A进行补全,然后将其应用于门,产生最终的借位输出Bo。

并行二进制减法器

要对大于1位的二进制数进行减法,我们必须使用并行减法器。这种并行减法器可以用多种方法设计,包括二分法和全法的组合,全法的组合,全加法器的减补输入,等等。

下图显示了一个4位并行二进制减法器,由一个二分之一的减法器和三个二分之一的全减法器组成。

在这个减法器中,是4位的被减数“一个3.一种2一种1一种0.'被4位减法" B3.B.2B.1B.0.'结果是差异输出' D3.D.2D.1D.0.'.每个减法器的借用输出连接为下一个减法器的借用输入。

4位减法器

它也可以设计一个4位并行减法器使用4个全加法器如下图所示。该电路通过考虑被减数的加和减数的补等价于减法的原理来执行减法运算。

我们知道A减去B是通过取B的2的补码并把它加到A得到的,B的2的补码是通过取1的补码并在最小有效位对上加1得到的。

因此,在这个电路中,1的B补码是通过逆变器(非门)得到的,1可以通过输入进位加到和中。

平行subtactor

并行加/减器

加和减的运算都可以用一个普通的二进制加法器来完成。这样的二进制电路可以通过在每个全加法器上加一个前或门来设计,如下图所示。下图显示的4位并行二进制加/减器有两个4位输入“一个3.一种2一种1一种0.'" B3.B.2B.1B.0.'

模式输入控制线M与全加法器最小有效位的进位输入相连。这条控制线决定操作的类型,是加法还是减法。

平行的子组和加法器

当m = 1时,电路是减法器,当m = 0时,电路变为加法器。EX-OR门由两个输入组成,其中一个输入到B和其他输入M.当M = 0,B ex-or 0产生B时,完整的加法器将B用带输入零加入B.因此,执行添加操作。

当m = 1,b ex-o或0产生b补充并且还携带输入为1.因此,通过输入携带添加补充的b输入,没有,除了2的补充操作之外。因此,执行减法操作。

结论

一个完整的初学者教程二进制加法器和减法器。你学习了ob直播app不同的二进制加法器电路,如半加法器,全加法器,并行加法器和不同的二进制减法器,如半减法器,全减法器,并行减法器和组合并行加/减法器电路。

16个反应

  1. 如果B>A和生成的Cout在减法情况下是' 0 ',S3S2S1S0是实际输出的2的补数。
    在这种情况下,这个电路实际上不会描述所有情况下的减法,它对A >b减法是有限的

  2. 非常感谢你做的这些。我找到了一种在MINECRAFT中制作晶体管的方法,这个网站真的帮助了我目前的计算器项目。现在我只需要找出一种方法来使它从十进制转换为二进制和背部。

  3. 太好了!简明扼要,没有任何额外的废话(只是为了给人留下深刻印象)。
    “Belal Igbal”评论有一个有效点。借入(b> a)是必要的

留下一个回复

您的电子邮件地址将不会被公布。必需的地方已做标记*